一、課程說明(Course Description)

本課程能讓學員深入了解邏輯電路之設計流程,親身體會數位電路之設計經驗。本實驗需先修過邏輯設計(EE2280)課
程始能加選,本實驗幫助同學快速領悟邏輯設計理論,並能實際應用所學於硬體實驗電路,如此,能讓同學對數位邏
輯設計有更深一層的體驗與認知。

This is the first course for logic design lab.


二、指定用書(Text Books)

無。

None.


三、參考書籍(References)

Mano and Cilett, Digital Design, 4rd ed., Pearson Prentice-Hall, 2007

四、教學方式(Teaching Method)

課程前兩週講授數位邏輯電路實現之方法及流程,之後使用可程式元件(FPGA/CPLD)來進
行邏輯設計之各項實驗,教學方式以實驗為主。學期末利用專題方式,讓學員動動腦筋
,將其所學融會貫通。

Lectures, experiments, and term project.


五、教學進度(Syllabus)

1. Verilog硬體描述語言撰寫 (Verilog Hardware Description Language writing)
2. Xilinx軟體操作 (Xilinx Foundation Series Software usage)
3. 現場可程式閘陣列之使用 (Field Programmable Gate Arrays usage)
4. 高複雜可程式邏輯元件之使用 (Complex Programmable Logic Devices usage)
5. 邏輯設計之應用 (Logic design with HDL)

六、成績考核(Evaluation)

實驗成績佔總成績 80%,期末考佔 20%。

Experiments 80%, final exam 20%.


七、可連結之網頁位址

Logic Design Lab
(EE2230) HomePage